Провести проверку схемы с помощью логического конвертора.
Варианты заданий: соответствуют номеру по списку группы.
1) | ПФ №241 |
2) | ПФ №165 |
3) | ПФ №55 |
4) | ПФ №143 |
5) | ПФ №70 |
6) | ПФ №29 |
7) | ПФ №183 |
8) | ПФ №248 |
9) | ПФ №234 |
10) | ПФ №77 |
11) | ПФ №253 |
12). | ПФ №249 |
13) | ПФ №71 |
14) | ПФ №224 |
15) | ПФ №229 |
16) | ПФ №90 |
17) | ПФ №88 |
18) | ПФ №133 |
19) | ПФ №247 |
20) | ПФ №161 |
21) | ПФ №244 |
22) | ПФ №150 |
23) | ПФ №181 |
24) | ПФ №39 |
25) | ПФ №157 |
25) | ПФ №251 |
27) | ПФ №79 |
28) | ПФ №67 |
29) | ПФ №105 |
30) | ПФ №142 |
31) | ПФ №43 |
Задание 2: Построить автомат Мили – распознаватель заданной последовательности для двух бинарных входов:
Вариант | Последовательность | Вариант | Последовательность |
1 | 20132 | 11 | 10231 |
2 | 01313 | 12 | 10131 |
3 | 02323 | 13 | 13102 |
4 | 10132 | 14 | 13131 |
5 | 02013 | 15 | 13201 |
6 | 01023 | 16 | 13232 |
7 | 02320 | 17 | 23102 |
8 | 01013 | 18 | 23132 |
9 | 02310 | 19 | 23201 |
10 | 10232 | 20 | 23231 |
21 | 23102 | 31 | 13231 |
22 | 02313 | 32 | 13131 |
23 | 02320 | 33 | 13132 |
24 | 10132 | 34 | 13231 |
25 | 02313 | 35 | 13202 |
26 | 31023 | 36 | 13231 |
27 | 32020 | 37 | 23132 |
28 | 31013 | 38 | 23131 |
29 | 32310 | 39 | 23231 |
30 | 13202 | 40 | 23232 |
Выполнить моделирование в булевом базисе, в базисе И-НЕ, ИЛИ-НЕ и на микросхемах 4011 с помощью системы схемотехнического моделирования Electronics Workbench фирмы Interactive Image Technologies (Канада)
Булев базис
Базис И-НЕ Базис ИЛИ-НЕ
ИМС 4011
This device contains four independent 2-input NAND gates.
|
|
NAND gate truth table:
I1 I2 | O1
------------
1 1 | 0
0 X | 1
X 0 | 1
Задание 3: Построить автомат Мили – распознаватель заданной последовательности для трёх бинарных входов:
Цель работы: исследование вариантов синтеза автомата – распознавателя заданной последовательности и выработка рекомендаций по выбору наиболее предпочтительного из них.
Постановка задачи синтеза.
Дано: последовательность входных наборов.
Требуется:синтезировать автомат – распознаватель при учёте возможного изменения только одного бинарного входа в каждом такте. Провести анализ синтезированного автомата (для схемы асинхронного автомата с RS-триггерами (инверсными)).
Базисы логического преобразователя:
И-НЕ, ИЛИ-НЕ, «Гибкая логика». Элементарные автоматы памяти: D, RS (инверсные), JK.
1. Получить таблицу тактов, определить эквивалентные такты и упростить таблицу тактов.
2. Получить граф последовательностей и записать все последовательности.
3. Получить теоретико-множественное представление автомата.
4. Получить граф автомата.
5. Построить ПТП.
6. Построить ГОС и МТП.
7. Построить ТПВ Мили. Выполнить её проверку.
8. Получить ПФ переходов и выходов.
9. Выполнить структурный синтез автомата на D-триггерах в базисах И-НЕ, ИЛИ – НЕ и оценить сложность и быстродействие схем. Сложность оценивается:
|
|
1) по числу элементов;
2) по числу входов-выходов. Быстродействие оценивается по длине самого длинного пути со входа схемы на выход.
10. Выполнить структурный синтез автомата на RS-триггерах с инверсией в базисах И-НЕ, ИЛИ-НЕ и оценить сложность и быстродействие схем.
Для этого на завершающем этапе абстрактного синтеза построить таблицу возбуждения элементов памяти (ТВЭП) данного типа.
11. Выполнить структурный синтез автомата на JK-триггерах в базисах И-НЕ, ИЛИ-НЕ, на «гибкой логике» и оценить сложность и быстродействие схем.
Для этого на завершающем этапе абстрактного синтеза построить ТВЭП (таблицу программирования) данного типа.
12. Выполнить анализ автомата для схемы асинхронного автомата с RS-триггерами.
13. Оценить результаты синтеза, построив таблицу оценки вариантов.
14. Сформулировать рекомендации по выбору наиболее предпочтительной реализации.
Дата добавления: 2018-06-01; просмотров: 594; Мы поможем в написании вашей работы! |
Мы поможем в написании ваших работ!