ВЫБОР И ОБОСНОВАНИЕ ФУНКЦИОНАЛЬНОЙ СХЕМЫ ПРИЕМНИКА



     Рассмотрим теперь способы реализации последетекторных трактов обработки сигналов. В отличие от диапазонов ДВ, СВ, КВ, где ведется монофоническое вещание, в диапазоне УКВ аудиосигнал является стереофоническим и должен обрабатываться по специальным алгоритмам. Передача такой информации, как уже отмечалось, производится на поднесущей частоте.

В табл. 5.5 приведены микросхемы, являющиеся интегральными стереодекодерами сигналов с различными системами кодирования – OIRT (полярная модуляция) или CCIR ("пилот-тон"). Для функционирования этих микросхем обычно требуется подключение RC фильтров нижних частот для фазовых детекторов и частотозадающей цепи внутреннего генератора системы ФАПЧ – кварцевого резонатора К (обычно 456 кГц) или переменного резистора R.

К числу дополнительных узлов, входящих в состав микросхем стереодекодеров, можно отнести следующие схемы. Во-первых, это схемы формирования сигнала индикации режима и управления элементами этой индикации. Критерием оценки служит достаточный уровень сигнала восстановленной поднесущей или наличие напряжения на выходе детектора пилот-сигнала. Во-вторых, это схемы, служащие для снижения уровня шума при приеме стереопрограмм. При плохом качестве приема стереопрограмм режим "Стерео" отключается автоматически или принудительно вручную с клавиатуры управления. Такой функцией оснащено большинство микросхем стереодекодеров или она может быть реализована с помощью навесных элементов.

Не всегда имеется возможность регулировки степени разделения стереоканалов, но при необходимости она может быть также реализована с помощью навесных элементов.

Структурные схемы и схемы включения различных микросхем декодеров системы CCRI очень похожи. На рис. 5.10 в качестве примера приведена схема включения ИМС ВА1332, использованная в музыкальном центре PANASONIC SC-CH40.

Напряжение питания +6 В подается на вывод 1 микросхемы IC3. Для его формирования используется стабилизатор на элементах R48, C38, D4. Комплексный стереосигнал поступает с выхода детектора ЧМ тракта через электролитический конденсатор С72 на вывод 2 микросхемы IC3. Здесь он предварительно

разделяется фильтрами ФВЧ и ФНЧ по спектру на два сигнала: высокочастотный, необходимый для работы устройств синхронизации, и низкочастотный, несущий аудиоинформацию. Высокочастотный сигнал (от 19 кГц и выше) подается через вывод 3, конденсатор С36 и вывод 13 на схему фазовой автоподстройки частоты внутреннего опорного генератора. Его центральная час-

 

 

Рис. 5.10. Пример построения стереодекодера системы CCIR на базе ИМС ВА1332.

тота 76 кГц устанавливается переменным резистором VR1, подключенным к выводу 16.

После деления этой частоты с помощью внутренних делителей получаются сигналы с частотами 38 кГц и 19 кГц. Первый из них используется для работы стереопереключателя демодулятора, а вторые (две последовательности импульсов, сдвинутые по фазе на 900) поступают на фазовые детекторы. Первый детектор (ФД1) необходим для работы системы ФАПЧ опорного генератора, а второй (ФД2) – для выделения пилот-сигнала. Постоянные времени фильтров нижних частот этих фазовых детекторов определяются цепочками R35, C33, C34 и R34, C32, подключенными к выводам 14, 15 и 10, 11, соответственно. Для усиления управляющего сигнала, формируемого детектором ФД2, используется дополнительный усилитель постоянного тока (УПТ).

Этот демодулятор формирует сигналы левого и правого каналов. Для регулировки степени разделения стереоканалов в демодуляторе имеется схема сепаратора, параметры которого определяются номиналами резисторов R32, R33, подключенных к выводу 8.

Опознавание комплексного стереосигнала и формирование напряжения индикации режима осуществляется по наличию пилот-сигнала. При этом внутренний триггер формирует на выводе 6 сигнал "STEREO" высокого уровня.

Как уже было отмечено выше, в российских стереофонических радиовещательных каналах используется система с полярной модуляцией (рис. 1.2).

Метод суммарно-разностного декодирования таких сигналов с разделением спектров (рис. 4.6) реализован схемой, изображенной на рис. 5.11. Входной КСС поступает через конденсатор С1 и корректирующую цепочку R2, C2 на вход усилителя на транзисторе VT1, основная задача которого заключается в восстановлении подавленного сигнала поднесущей с частотой 31,25 кГц. На эту частоту настроен контур L1, C4. Обычно его добротность выбирается не менее 100, а резонансное сопротивление – в пять раз больше суммарного сопротивления резисторов R5, R6. Регулировка уровня сигнала поднесущей осуществляется переменным резистором R5.

Рис. 5.11. Принципиальная схема стереодекодера системы OIRT с разделением спектров.

 

 

Комплексный стереосигнал с восстановленной поднесущей (полярно-модулированный сигнал) снимается с коллектора транзистора VT1 и подается через эмиттерный повторитель, выполненный на транзисторе VT3, на базы транзисторов VT5, VT6. Сигнал такой же формы, но другой амплитуды, поступает с эмиттера VT2 через цепочку R43, C18 на вывод 6 интегральной микросхемы DA2 К174УР3. Возможности этой микросхемы задействованы лишь частично – используется усилитель-ограничитель, входящий в ее состав. В результате на ее выводах 8 и 10 формируются импульсные последовательности, противоположные друг другу по фазе. Они используются для коммутации ключевых транзисторов VT14 и VT15, коллекторы которых связаны через электролитические конденсаторы С5, С6 с базами транзисторов VT5, VT6.

В результате попеременного переключения транзисторов VT14 и VT15 синхронно с сигналом поднесущего колебания через один из транзисторов VT5, VT6 проходят только положительные полуволны полярно-модулированного сигнала, а через другой – отрицательные полуволны. Таким образом происходит разделение информации каналов А и В.

Далее необходимо произвести фильтрацию надтональных частот. Эта процедура выполняется с помощью П-образных фильтров L2, C7, C9, C11 и L3, C8, C10, C12. Регулировка степени разделения стереоканалов выполняется подстроечными резисторами R30, R33.

На транзисторной сборке DA1 и транзисторах VT10 – VT13 построена схема автоматического переключения режима работы стереодекодера и управления индикацией этого режима. Она контролирует наличие сигнала поднесущей достаточного уровня на эмиттере транзистора VT2. Для этого эмиттер соединен через цепочку R40, C16 с выводом 3 сборки DA1, т. е. с базой транзистора дифференциального каскада. Использование такого каскада существенно снижает уровень помех и наводок, способных оказать влияние на момент срабатывания схемы переключателя. При появлении сигнала поднесущей транзистор VT10 открывается, следовательно, на его коллекторе устанавливается низкий потенциал. Это приводит к закрытию транзистора VT13, состояние которого определяет величину напряжения на выводе 12 микросхемы DA2.

         


Дата добавления: 2019-02-26; просмотров: 218; Мы поможем в написании вашей работы!

Поделиться с друзьями:






Мы поможем в написании ваших работ!