Вопрос № 4 (номер вопроса соответствует номеру варианта)
1 | Структурная схема статического ОЗУ |
2 | Структурная схема постоянного ЗУ |
3 | Структурная схема постоянного запоминающего устройства с электрическим программированием |
4 | Условное схематичное изображение статического ОЗУ |
5 | Условное схематичное изображение динамического ОЗУ |
6 | Условное схематичное изображение ПЗУ |
7 | Структура матриц запоминающих ячеек при пословной организации |
8 | Структура матриц запоминающих ячеек при двухкоординатной организации |
9 | Основные классификационные параметры запоминающих устройств |
10 | Статические параметры запоминающих устройств |
Вопрос № 5 (номер вопроса соответствует номеру варианта)
1 Основные понятия: архитектура процессора, регистровая или программная модель, регистры общего назначения, служебные регистры, регистровая модель пользователя, регистровая модель супервизора.
2 Структура процессора, CISC, RISC, WLIV. Пристонская архитектура (архитектура фон Неймана). Гвардейская архитектура.
3 Основные понятия: конвейерный принцип выполнения команд, суперскалярная структура процессора.
4 Суперскалярная архитектура и организация конвейера команд. Режимы работы процессора и организация памяти.
5 Основные понятия: регистры общего назначения, сегментные регистры, указатель команд, регистр флагов, признаки состояния, системные признаки, регистры данных, регистр тегов, регистр состояния.
|
|
6 Основные понятия: прерывания, циклы, операции над признаками, поддержка языков высокого уровня, защита памяти.
7 Основные понятия: управление процессором, префиксные биты, упакованные данные.
8 Понятие: форматы команд.
9 Основные понятия: защищенный режим, реальный режим, режим виртуального 8086. Дескриптор, селектор, нуль-индикатор.
10 Система привилегий, уровни привилегий.
Вопрос № 6 (номер вопроса соответствует номеру варианта)
1 Микропроцессорная система: выполнение основной программы, вызов программы, прерывания и исключения, прямой доступ к памяти (DMA)
2 Архитектура микроконтроллера с раздельной областью.
3 Обобщенная архитектура микроконтроллера параллельных систем
4 Состояния кэш-памяти данных, согласованность внутренних кэш-памятей.
5 Трансляция страниц, алгоритм адресной трансляции.
6 Модули, составляющие контроллер. Организация памяти МК. Регистры специальных функций.
7 Резидентская память МК: память программ и память данных, типы операндов, способы адресации. Символическая адресация.
8 Форматы команд. Таблицы команд
9 Источники прерываний МК. Режимы распознавания сигналов запроса.
|
|
10 Форматы регистра разрешения прерываний и регистра приоритетов прерываний МК.
Вопросы для подготовки к экзамену
Теоретические вопросы:
- Счетчики импульсов. Основные определения и виды счетчиков.
- Счетчики импульсов. Обобщенная схема счетчика импульсов.
- Асинхронные счетчик. Простейший четырехразрядный счетчик на D-триггерах. Схема. Принцип работы.
- Асинхронный реверсивный счетчик. Схема. Принцип работы.
- Асинхронные счетчик. Схема простейшего четырехразрядного счетчика на D-триггерах. Состояния выходов четырехразрядного асинхронного двоичного счетчика.
- Синхронные счетчики. Схемы одноразрядных счетчиков: суммирующего и вычитающего. Принцип работы.
- Синхронные счетчики. Схема синхронного одноразрядного реверсивного счетчика. Принцип работы.
- Четырехразрядный суммирующий двоичный синхронный счетчик с параллельным переносом. Схема. Принцип работы.
- Регистры сдвига. Способы ввода информации. Схема четырехразрядного регистра сдвига на RS-триггерах.
- Схема четырехразрядного регистра сдвига на RS-триггерах. Временная диаграмма выходных сигналов.
- Преобразователи кодов. Наиболее распространенные операции преобразователей кодов.
- Преобразователь двоичного кода в код управления семисегментным цифровым индикатором.
- Схема преобразователя кода для семисегментного индикатора и таблица соответствия кодов.
- Шифраторы. Принцип построения шифратора на примере преобразования 8-разрядного единичного кода в двоичный код.
- Схема шифратора восьмиразрядного единичного кода. Таблица состояний выходов шифратора 8х3.
- Дешифраторы. Принцип построения дешифратора на примере преобразования трехразрядного двоичного кода в унитарный код.
- Триггеры. Характеристика входных и выходных состояний. Классификация триггеров по различным признакам.
- Мультиплексоры. Обобщенная схема. Принцип работы. Назначение стробирующего входа.
- Способ пирамидального каскадирования мультиплексоров (4→1) для реализации выходной функции 16→1). Схема. Таблица состояний.
- Реализация четырехвходового мультиплексора (4→1) на элементах И и ИЛИ. Схема. Назначение дополнительных инверторов в схеме.
- Назначение мультиплесоров. Классификация интегральных микросхем мультуплексоров по различным признакам.
- Демультиплексоры. Обобщенная схема. Назначение входов и выходов.
- Схема реализации демультиплексора на логических элементах И.
- Схема реализации демультиплексора на логических элементах ИЛИ.
- Назначение демультиплексоров. Классификация интегральных микросхем демультиплексоров по различным признакам.
- Мультиплексоры-демультиплексоры. Коммутационные микросхемы. Выпускаемые серии интегральных микросхем.
- Основные понятия и виды запоминающих устройств.
- Классификация запоминающих устройств по функциональному назначению.
- Классификация запоминающих устройств по способу хранения информации. Динамические запоминающие устройства
- Классификация запоминающих устройств по способу хранения информации. Статические запоминающие устройства.
- Основные электрические параметры запоминающих устройств.
- Статические ОЗУ. Структурная схема. Назначение входящих в схему ячеек.
- RS-триггеры на логических элементах И-НЕ. Схема. Временная диаграмма.
- RS-триггеры на логических элементах И-НЕ. Схема. Временная диаграмма.
- Основные понятия: архитектура процессора, регистровая или программная модель, регистры общего назначения, служебные регистры, регистровая модель пользователя, регистровая модель супервизора.
- Структура процессора, CIRC, RISC, VLIW,
- Принстонская архитектура (архитектура Фон-Неймана),
- Гвардская архитектура, конвейерный принцип выполнения команд, суперскалярная структура.
- Классификация МП. Микропроцессоры общего назначения, специализированные микропроцессоры, микроконтроллеры, цифровые процессоры сигналов, коммуникационные микроконтроллеры. Возможности МП.
- Основные понятия: регистры общего назначения, сегментные регистры, указатель команд, регистр флагов, признаки состояния, системные признаки, регистры данных, регистр состояния, регистр управления FPCR, регистры-указатели команд и данных, регистры управления процессора, регистры системных адресов.
- Основные понятия: кэш- память, кэширование, кэш-попадание, кэш-промах, внутренняя кэш-память, внешняя кэш-память, когерентность, снуппинг. Структура кэш-памяти. Адресация кэш-памяти, взаимодействие с основной памятью. Протокол MESI. Режимы работы кэш-памяти.
- Микропроцессорная система: модули, магистраль; устройство управления, операционное устройство, регистровое запоминающее устройство ПЗУ, системная шина, выполнение основной программы, вызов программы, прерывания и исключения, прямой доступ к памяти (DMA).
- Общие принципы организации кэш-памяти: понятие тега, индекса и блока; механизмы кэш-памяти с прямым и ассоциативным отображением данных; обновление информации в кэш-памяти; согласованность кэш-памяти.
- Кэш-память команд и данных: кэш-память адресной трансляции, внутренние кэш-памяти команд и данных; алгоритм кэш-замещений; состояние кэш-памяти; согласованность внутренних кэш-памятей.
- Общая характеристика семейства МК, его состав и области применения. Направления развития элементной базы.
- Модули, составляющие контроллер. Организация памяти МК. Регистры специальных функций.
- Арифметико-логическое устройство, регистры, аккумулятор МК.
- Резидентная память МК: память программ и память данных, типы операндов, способы адресации.
- Флаги результата. Символическая адресация МК.
- Распределение команд ассемблера МК по типовым группам. Форматы команд. Таблицы команд.
- Команды передачи данных: структура информационных связей; обращение к аккумулятору; обращение к внешней памяти данных.
- Арифметические операции. Логические операции.
- Команды передачи управления: длинный переход; абсолютный переход; относительный переход; косвенный переход; условные переходы; подпрограммы; работы со стеклом. Операции с битами
- Источники прерываний МК. Режимы распознавания сигналов запроса.
- Таблица векторов прерывания МК. Механизм обслуживания прерываний.
- Форматы регистра разрешения прерываний и регистра приоритетов прерываний МК.
- Спецификация портов параллельного интерфейса. Примеры команд для обращения к портам.
- Режимы работы последовательного интерфейса. Формат регистра SCON.
- Временные диаграммы последовательного обмена в синхронном режиме.
- Таймеры/счетчики событий. Режимы работы таймеров. Подключение цикла МК. Доступ к внешней памяти. Временные диаграммы. Объединение программ и памяти данных во внешнем узле ОЗУ.
- Методика разработки прикладного программного обеспечения микроконтроллерных систем.
- Процедуры и подпрограммы: вызов подпрограммы; сохранение параметров основной программы; передача параметров.
- Правила записи программ на языке ассемблера: метка; операция; операнды; комментарий.
- Директивы ассемблера: символических определений; резервирования и инициализации памяти; компоновки программы; управления состоянием ассемблера; выбора сегмента; макроопределений.
- Отладка прикладного программного обеспечения микроконтроллеров.
- Прерывания. Ввод информации с датчиков: опрос двоичного датчика, ожидание события; устранение дребезга контактов; подсчета числа импульсов; опрос группы двоичных датчиков.
- Реализация функций времени: программное формирование временной задержки; формирование временной задержки таймером; формирование статических сигналов; формирование импульсных сигналов.
- Работа с последовательным портом.
- Средства ИСРПО для отладки взаимодействия с объектами управления.
|
|
|
|
Практические задания:
- Исследовать RS-триггер на логических элементах И-НЕ.
- Исследовать RS-триггер на логических элементах ИЛИ-НЕ.
- Исследовать JK-триггер при различных входных состояниях импульсных сигналов.
- Исследовать JK-триггер в счетном режиме (Т-триггер)
- Исследовать D-триггер на логических элементах И-НЕ.
- Исследовать схему четырехразрядного регистра сдвига на JK-триггерах
- Исследовать принцип работы дешифратора 3х8 в основном режиме
- Исследовать принцип работы дешифратора 3х8 в режиме 2х4
- Исследовать работу дешифратора в качестве демультиплексора.
- Исследовать дешифратор 3х8 с логической схемой на выходе.
- Исследовать работу микросхемы 74138.
- Исследовать работу микросхемы 74138 с помощью логического анализатора.
- Исследовать состояние входных и выходных сигналов логического элемента И, ИЛИ, НЕ.
- Исследовать состояние входных и выходных сигналов логического элемента И-НЕ. Исследовать состояние входных и выходных сигналов логического элемента ИЛИ-НЕ.
ПРИМЕРЫ выполнения практических заданий:
1. Асинхронный RS-триггер с прямыми входами. |
УГО |
Вход R - это вход установки триггера в состояние логического 0, вход S - это вход установки триггера в состояние логической 1. Асинхронным - называется такой триггер, который меняет свое состояние в момент подачи входного сигнала на входы S и R. Активным сигналом для этой схемы является логическая 1. Работа триггера определяется таблицей переходов.
Таблица переходов.
S | R | Qt+1 | Примеч. |
0 | 0 | Qt | Хранен. |
0 | 1 | 0 | Устан. 0 |
1 | 0 | 1 | Устан. 1 |
1 | 1 | - | Запрет |
Временная диаграмма |
.
Синхронный Т-триггер
УГО | Временная диаграмма | |||||||||||||||||
Таблица переходов.
|
Рекомендуемая литература:
Основные источники:
1. Сажнев, А.М. Цифровые устройства и микропроцессоры : учебное пособие / А.М. Сажнев, И.С. Тырышкин ; Новосибирский государственный аграрный университет, Инженерный институт. - Новосибирск : ИЦ НГАУ «Золотой колос», 2015. - 158 с. : схем., табл.; То же [Электронный ресурс]. URL: http://biblioclub.ru/index.php?page=book&id=458701
2. Гуров, В.В. Архитектура микропроцессоров : учебное пособие / В.В. Гуров. - Москва : Интернет-Университет Информационных Технологий, 2010. - 272 с. : табл., схем. - (Основы информационных технологий). - ISBN 978-5-9963-0267-3 ; То же [Электронный ресурс]. - URL: http://biblioclub.ru/index.php?page=book&id=233074
Дополнительные источники:
1. www.matburo.ru/literat.php
2. www.math.ru
Дата добавления: 2019-11-25; просмотров: 229; Мы поможем в написании вашей работы! |
Мы поможем в написании ваших работ!